طراحی یک pll دیجیتال با تقسیم فرکانسی پیوسته بارنج فرکانسی 200mhz-800mhz و بارنج تقسیم 4 تا 10 در پروسه 0.35?m cmos
پایان نامه
- وزارت علوم، تحقیقات و فناوری - دانشگاه ارومیه - دانشکده برق و کامپیوتر
- نویسنده طیبه آزادموسوی
- استاد راهنما عبدالله خویی خیرالله حدیدی
- تعداد صفحات: ۱۵ صفحه ی اول
- سال انتشار 1392
چکیده
طراحی یک تقسیم کننده فرکانسی کسری پیوسته موضوع این پایان نامه می باشد. تقسیم کننده های کسری به عنوان مهترین بلوک در سینتی سایزرهای مبتنی بر pll تعریف می شوند. دراین پایان نامه برای پیاده سازی تقسیم کننده فرکانسی کسری روش جدیدی معرفی شده که باعث کاهش جیتر سیستم شده است. این تقسیم کننده فرکانسی که در پروسه 0.35µm استاندارد cmos طراحی شده، با پالس ورودی دارای فرکانس 833mhz کار می کند و نسبت تقسیم در بازه 10-1.125 باstep برابر 0.125 می تواند تغییر پیدا کند. رنج فرکانس خروجی 83.3mhz -741mhz می باشد. نتایج شبیه سازی فایل های استخراج شده از نرم افزار cadence با استفاده از نرم افزار hspice و برای تکنولوژی فایل csmc در پروسه 0.35µm، بیان کننده عملکرد صحیح سیستم طراحی شده می باشند. اندازه layout کل سیستم به همراه فیلتر و توان مصرفی کل سیستم برای ولتاژ تغذیه 3.3v، به ترتیب برابر 788µm x 195µm و 63.69mw می باشند.
منابع مشابه
طراحی تقسیم کننده ی توان rf با نسبت تقسیم توان نابرابر برای کاربردهای چند فرکانسی
امروزه عملکرد چند استانداردی فرستنده گیرنده های بی سیم اهمیت روز افزونی پیدا کرده است. می دانیم که هر سیستم بی سیم ترکیبی ازمدارات فعال و غیرفعال است. در میان مدارات غیرفعال فرکانس بالا، تقسیم کننده های توان یک مولفه ی پرکاربرد و مهم به شمار می روند. در بین تقسیم کننده های توان با تلف و بدون تلف، تقسیم کننده های توان ویلکینسون می توانند بهترین انتخاب باشند چراکه ویژگی تقسیم کننده های بدون تلف و...
15 صفحه اولطراحی و شبیه سازی تقسیم کننده فرکانسی cmos با ولتاژ تغذیه کم و مصرف توان پایین برای حلقه قفل فاز
در این پایان نامه یک تقسیم کننده فرکانسی قفل شونده با تزریق با مصرف توان پایین و قابلیت کار در ولتاژ تغذیه کم ارائه شده است که در فرایند cmos با تکنولوژی ?m 0.18 tsmc و با استفاده از نرم افزار ads شبیه سازی شده است. تقسیم کننده فرکانسی شامل دو بخش اصلی نوسان ساز کنترل شونده با ولتاژ و منبع تزریق سیگنال خارجی است. اندازه-گیری ها نشان می دهد که مدار در ولتاژ تغذیه v 1.3 توان mw 3.9 را مصرف می کند...
15 صفحه اولطراحی یک مبدل آنالوگ به دیجیتال 10 بیتی در فرکانسی نمونه برداری 100ms/s با توان مصرفی 10mw در پروسه ی 0.18um
چکیده ندارد.
15 صفحه اولطراحی تقویتکننده توان دوبانده همزمان با سوئیچ فعال در 9/0/2/4 گیگاهرتز در پروسه 0.18μmRF CMOS
چکیده: در این مقاله، تقویتکننده توان دوبانده با توان خروجی بالا در پروسه استاندارد 0.18μm CMOS برای کدخوان RFID ارائه شده است. تقویتکننده توان در دو باند فرکانسی GHz9/0 و GHz4/2 بهطور همزمان کار میکند. برای رسیدن به قابلیت خطسانی و توان خروجی بالا از ترکیب کردن چندین تقویتکننده کلاس AB استفاده شده است. تقویتکننده توان پیشنهادی شامل چهار بخش پیش تقویتکننده، تقویتکننده تـوان اصلی...
متن کاملطراحی، بهینه سازی و ساخت تقسیم کننده توان برای کاربرد در سه باند فرکانسی
در این پایان نامه، نوع جدیدی از تقسیم کننده توان gysel که سه باند عبور فرکانسی دارد مطرح می شود. یک مبدل سه بانده و زوج هایی که با هم تشدید می کنند در مدار مرسوم استفاده گشته تا خصوصیت عبور سه باند فرکانسی برآورده شود. معادلات دقیق این ساختار از تحلیل حالت زوج و فرد بدست آمده است. برای نشان دادن صحت معادلات و طراحی، دو مدار با سه باند عبور مختلف که اولی دارای فرکانس های عبور 1 و 1/2 و 4/2 گیگاه...
15 صفحه اولبرای سیستم های غیرخطی لیپشیتز با استفاده ازتوزیع پیوسته فرکانسی
مسئله اصلی بیان شده در این مقاله طراحی رویتگر غیرشکننده میباشد. پایداری این رویتگر برای دسته ای از سیستمهای غیرخطی لیپشیتز با بکارگیری توزیع پیوسته فرکانسی و براساس قضیه پایداری لیاپانوف مرتبه صحیح به اثبات میرسد. این رویتگر با وجود اغتشاش بر روی بهره رویتگر و ورودی سیستم پایدار می باشد. برای نخستین بار ضمن بهرهگیری از نامساوی خطی ماتریسی یک روش سیستماتیک نیز جهت یافتن بهره رویتگر بهین...
متن کاملمنابع من
با ذخیره ی این منبع در منابع من، دسترسی به آن را برای استفاده های بعدی آسان تر کنید
ذخیره در منابع من قبلا به منابع من ذحیره شده{@ msg_add @}
نوع سند: پایان نامه
وزارت علوم، تحقیقات و فناوری - دانشگاه ارومیه - دانشکده برق و کامپیوتر
میزبانی شده توسط پلتفرم ابری doprax.com
copyright © 2015-2023